Ja van ser alliberades les noves versions de Coreboot 4.22 i 4.22.01

Coreboot

Coreboot (abans anomenat LinuxBIOS) és un projecte dirigit a reemplaçar el microprogramari no lliure dels BIOS propietaris

Fa poc es va donar a conèixer el llançament de les noves versions de Coreboot 4.22 i 4.22.01 les quals inclouen les darreres actualitzacions, millores de seguretat i ampliació del suport de maquinari dels últims tres mesos.

S'esmenta que aquest nou llançament és la darrera versió que utilitza l'esquema de nom de versió incremental 4.xx, ja que en les properes versions Coreboot canviarà a un esquema de nomenclatura Any.Mes.Subversió. Com a tal, el proper llançament, programat per al febrer del 2024, tindrà el número 24.02.00 i en cas que s'implementi una correcció o una versió futura de la versió 24.02, s'hi afegiran els valors .01, .02, etc. al valor de la versió inicial.

Principals novetats de Coreboot 4.22 i 4.22.01

En aquesta nova versió de Coreboot, per el cicle de llançament 4.22 va ser detectat un error de variable no inicialitzada a les plataformes Sandybridge/ivybridge i això va ser la raó de la versió de llançament 4.22.01.

Per la part de les millores que s'implementen, es destaca que x86 admet la secció .data per a etapes prèvies a la memòria, aquest canvi permet l'ús de definicions de variables globals en codi C. Durant l'etapa de bloc de càrrega, les dades s'adjunten immediatament després del codi i després es col·loquen a la memòria cau utilitzant el concepte Cache-As-RAM (VMA).

A Coreboot 4.22 s'ha preparat per als sistemes x86 a les etapes ramstage i pre-memòria, una implementació de suport de memòria cau per al sistema de fitxers CBFS utilitzat per allotjar els components Coreboot en Flash. S'esmenta que en les situacions en què pot ser necessari un romstage separat inclouen configuracions amb vboot o mode alternatiu, així com dispositius amb una mida de bloc d'arrencada limitada o mitjans d'arrencada massa lents (alguns SoC ARM). Per configurar la mida de la memòria cau es proposen els paràmetres PRERAM_CBFS_CACHE_SIZE i RAMSTAGE_CBFS_CACHE_SIZE.

Un altre dels canvis que es destaca d'aquest llançament és el suport inicial per a AMD OpenSIL la qual funciona amb l'única plataforma de referència del processador AMD EPYC 9004 Genoa/Onyx i que hauria de reemplaçar completament a la biblioteca AGESA (AMD Generic Encapsulated Software Architecture) en el futur.

També es destaca a Coreboot 4.22 el suport per executar Microsoft Windows a més Chromebooks basats en Coreboot, el qual també hauria de ser millor, ja que part del codi font ha estat optimitzat.

Per la part de soporti per a nous dispositius són novament de les plaques ISH de Google, Anraggar, Brox, Chinchou, Ciri, Deku, Deku4ES, Dexi, Dochi, Nokris, Quandiso i Rex4ES EC. A més, Coreboot 4.22 afegeix suport de desenvolupament per a Intel Meteorlake-P, el Purism Librem 11 abans esmentat (més Librem L1UM v2) i Siemens FA EHL i Supermicro X11SSW-F.

Dels altres canvis que es destaquen:

  • Coreboot ara també estableix la suma de verificació de vBIOS en completar la taula VFCT, ja que el controlador AMD de Windows verifica la suma de verificació de les dades de vBIOS.
  • S'ha afegit una API a gfx per detectar la presència d'una pantalla externa a dispositius amb xips Intel.
  • S'han afegit canvis per permetre que Windows s'executi en alguns Chromebooks amb Coreboot.
  • Vaig implementar la generació de taules ACPI per a dispositius basats en l'arquitectura ARM64.
  • Compatibilitat millorada amb les especificacions ACPI.
  • La configuració de MRC (codi de referència de memòria) per a plaques SNB+MRC s'ha mogut a l'estructura DeviceTree.
  • Neteja general i reformateig.
  • S'ha corregit el càlcul get_save_state de SMM, que no funcionava quan s'habilitava STM

Si estàs interessat en poder conèixer més sobre aquesta nova versió de CoreBoot 4.18, pots consultar els detalls en el següent enllaç.

obtenir CoreBoot

Finalment, per als que estiguin interessats a poder obtindre aquesta nova versió de CoreBoot poden fer-ho des de la seva secció de descàrregues, Que es troba dins de la seva pàgina web oficial de el projecte.

A més de que en ella podran trobar documentació i més informació sobre el projecte. L'enllaç és aquest.


Deixa el teu comentari

La seva adreça de correu electrònic no es publicarà. Els camps obligatoris estan marcats amb *

*

*

  1. Responsable de les dades: AB Internet Networks 2008 SL
  2. Finalitat de les dades: Controlar l'SPAM, gestió de comentaris.
  3. Legitimació: El teu consentiment
  4. Comunicació de les dades: No es comunicaran les dades a tercers excepte per obligació legal.
  5. Emmagatzematge de les dades: Base de dades allotjada en Occentus Networks (UE)
  6. Drets: En qualsevol moment pots limitar, recuperar i esborrar la teva informació.